基于STM32的信号分离电路设计与实现

  • 打印
  • 收藏
收藏成功


打开文本图片集

摘要:文章提出了一种有效分离并重构信号的数字化方案。信号A和信号B通过加法器叠加成信号C,对信号C进行快速傅里叶变换,再通过直接数字合成(Direct Digital Synthesizer, DDS)模块分别输出重构信号A′和重构信号B′。测试结果表明:当输入信号为1时,VPP的正弦波或者三角波频率在10~100 kHz。(剩余6106字)

monitor