基于PCIe的高性能国产化嵌入式实验平台构建

  • 打印
  • 收藏
收藏成功


打开文本图片集

摘  要:该文对基于龙芯2K1000国产化CPU和Xilinx Kintex-7 325T FPGA的嵌入式实验平台的构建进行研究,通过嵌入式软件环境和对XDMA驱动程序中内存拷贝方式、中断处理方式进行优化设计,实现2K1000的PCIe接口高达400 MB/s与FPGA的高性能数据交互,满足在国产化嵌入式实验平台下的高性能数据处理需求。(剩余6561字)

目录
monitor