基于FPGA的NAND FLASH坏块表的设计与实现

  • 打印
  • 收藏
收藏成功


打开文本图片集

摘要:在现代电子设备中,越来越多的产品使用NAND FLASH芯片来进行大容量的数据存储,而且使用 FPGA作为核心处理芯片与NAND FLASH直接交联。根据NAND FLASH的特点,需要识别NAND FLASH芯片的坏块并进行管理。FPGA对坏块的管理不能按照软件的坏块管理方式进行。本文提出了一种基于FPGA的 NAND FLASH芯片坏块表的设计方法,利用FPGA中RAM模块,设计了状态机电路,灵活地实现坏块表的建立、储存和管理,并且对该设计进行测试验证。(剩余3180字)

monitor