基于FPGA的高速以太网交换机关键电路设计与实现

  • 打印
  • 收藏
收藏成功

摘要:通过对基于现场可编程门阵列(field programmable gate array,FPGA)的高速以太网交换机关键电路进行设计,提升交换机在网络通信领域的应用价值。深入研究了FPGA高速以太网交换机的系统架构和关键电路设计,解决了传统以太网交换机在高速数据传输过程中存在的延迟高、吞吐量低、灵活性差等问题。(剩余6048字)

monitor
客服机器人