目录 正文页 首页

基于Logisim的时序逻辑电路仿真实验设计

科技风 侯静云 赵静 骆昱天

摘要:针对目前数字电路实验中存在的费用高、易损坏、扩展难等问题,提出了将Logisim可视化仿真工具应用于实验中的教学方法。本文以计数器为例,从JK触发器入手,借助Logisim仿真工具提供的Wiring、Cates等模块库进行设计和仿真实验。经实践测试,运用Logisim进行电路仿真设计会使繁杂的电路分析设计变得直观、生动,有利于调动学生学习的积极性,增强学生自由设计电路的能力。(剩余25字)

试读已结束,购买后继续阅读 阅读全文3.00

文章会员,69元300篇文章超值畅读!立即开通

  • 购买文章
  • 关闭
确定购买:
基于Logisim的时序逻辑电路仿真实验设计
文章价格3.00
  • 取消
  • 余额不足
  • 关闭
您的当前余额不足,是否去充值?
当前余额为:0.00
  • 取消
购买文章:

基于Logisim的时序逻辑电路仿真实验设计

文章价格:3.00 元
您的余额:21.00元,余额支付》
阅读文章:

基于Logisim的时序逻辑电路仿真实验设计

您目前是文章会员,阅读数共:0

剩余阅读数:0

阅读有效期:0001-1-1 0:00:00

确定是否阅读此文章?

确定
monitor